FIPMS223
Back-gated OFET Interdigitated Substrate
Au source/drain, 90 nm SiO2 gate-insulator, varied W/L from 500 to 4000, 16 transistors per chip, chips (diced)
About This Item
Empfohlene Produkte
Form
chips (diced)
Verpackung
pack of 1 (wafer of 60 diced chips)
Lagertemp.
15-25°C
Suchen Sie nach ähnlichen Produkten? Aufrufen Leitfaden zum Produktvergleich
Allgemeine Beschreibung
Layer structure:
- Gate: n-doped silicon (doping at wafer surface: n~3x1017/ cm3)
- Gate oxide: 90 nm ± 10 nm SiO2 (thermal oxidation)
- Drain/source: 30 nm Au with 10 nm high work function adhesion layer (ITO), by lift-off technique
- Protection: resist AR PC 5000/3.1 (soluble in AZ-Thinner or acetone)
- Layout: see images
- Test chip size: 15 x 15 mm2
- No. of chips: 60 per wafer
- Contact pads: 0.5 x 0.5 mm2
- No. of transistors: 16 per chip
4 x transistors L= 2.5 μm W= 10 mm
4 x transistors L= 5 μm W= 10 mm
4 x transistors L= 10 μm W= 10 mm
4 x transistors L= 20 μm W= 10 mm
Anwendung
Verpackung
Angaben zur Herstellung
To guarantee a complete cleaning of the wafer / chip surface from resist residuals, please rinse by acetone and then dry the material immediately by nitrogen (compressed air).
Recommendation for material characterization:
If gate currents appear during the characterization of the field effect transistors, considerable variations could occur at the extraction of the carrier mobility. Therefore it is necessary to check the leakage currents over the reverse side (over the chip edges) of the OFET-substrates.
Lagerung und Haltbarkeit
Resist layer was applied to prevent damage from scratches.
Expiration date is the recommended period for resist removal only. After resist removal, the substrate remains functional and does not expire.
Rechtliche Hinweise
Hier finden Sie alle aktuellen Versionen:
Analysenzertifikate (COA)
Leider sind derzeit keine COAs für dieses Produkt online verfügbar.
Wenn Sie Hilfe benötigen, wenden Sie sich bitte an Kundensupport
Besitzen Sie dieses Produkt bereits?
In der Dokumentenbibliothek finden Sie die Dokumentation zu den Produkten, die Sie kürzlich erworben haben.
Artikel
Professor Tokito and Professor Takeda share their new materials, device architecture design principles, and performance optimization protocols for printed and solution-processed, low-cost, highly flexible, organic electronic devices.
Unser Team von Wissenschaftlern verfügt über Erfahrung in allen Forschungsbereichen einschließlich Life Science, Materialwissenschaften, chemischer Synthese, Chromatographie, Analytik und vielen mehr..
Setzen Sie sich mit dem technischen Dienst in Verbindung.